Rainbow-electronics ATmega8515L Manuel d'utilisateur Page 16

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 223
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 15
16
ATmega8515(L)
2512A–AVR–04/02
Figure 9. Data Memory Map
Data Memory Access Times Thissection describes the general access timing conceptsfor internal memory access.
Theinternaldata SRAM access isperformed in two clk
CPU
cycles asdescribed in Figure
10.
Figure 10. On-chipData SRAM Access Cycles
32 Registers
64 I/O Registers
Internal SRAM
(512 x 8)
$0000 - $001F
$0020 - $005F
$0260
$025F
$FFFF
$0060
Data Memory
External SRAM
(0 - 64K x 8)
clk
WR
RD
Data
Data
Address
Address Valid
T1 T2 T3
Compute Address
Read
Write
CPU
Memory Access Instruction
Next Instruction
Vue de la page 15
1 2 ... 11 12 13 14 15 16 17 18 19 20 21 ... 222 223

Commentaires sur ces manuels

Pas de commentaire